基于FPGA的频率计设计任务书

 2021-08-20 00:01:05

1. 毕业设计(论文)主要目标:

1、研究FPGA芯片,了解其设计原理,了解国内外研究现状,形成整体方案设计;

2、用施密特触发器实现对频率的整形,采用AD603芯片实现对信号的放大;

3、熟悉FPGA软件的使用,用Verilog编写程序,实现对1hz-40mhz频率的测量和显示;

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 毕业设计(论文)主要内容:

1.对直接测频法,周期测频法等方法进行研究,然后确定使用多周期同步测量法,并在FPGA芯片上利用硬件描述语言Verilog来完成本课题频率计系统的设计;

2.对于整个频率计系统的设计主要采用了自顶向下的设计思想,第一步我们将整个系统按照实现功能的不一样将其分成主要一些子模块,第二步对这些子模块需要实现的功能使用硬件描述语言完成相关的模块设计,第三步通过顶层设计将每个子模块联合在一块,完成整个系统的联合测试以及相关功能的显示。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 主要参考文献

[1]许发翔, 颜锦, 陈孟臻,等. 基于FPGA的数字频率计的设计[J]. 电子制作, 2014(23):10-11.

[2]蒋丽英, 李莎. 基于FPGA的数字频率计的设计与实现[J]. 信息化建设, 2015(11).

[3]周小仨. 基于EDA技术的频率计系统研究与设计[J]. 电子制作, 2015(4Z):16-17.

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。