基于FPGA的卡拉OK机的设计任务书

 2022-08-29 09:43:14

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

本课题借助于FPGA―DE2平台,实现一个简易的卡拉OK机,通过在DE2平台上连接麦克风,用MP3或其它音源做伴音,再通过音箱输出混音音乐,来实现一个卡拉OK机。利用DE2板的音频编/解码器自动产生A/D转换器(或D/A转换器)串行数据位时钟及左、右声道时钟。

FPGA通过I2C接口配置音频编/解码器,通过配置,从音频输入的音频数据与从麦克风输入的音频数据混合后通过音频输出,音频采样速率为48kHz,用按键调整输出音量,音量在10个预置值之间轮流选择。

卡拉OK机的原理图如附件所示。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 参考文献(不低于12篇)

1.FPGA与SOPC设计教程-DE2实践 张志刚编著 西安电子科大出版

2.EDA技术与实验教程 宋烈武编著 电子工业出版社

3. 基于Altera FPGA/CPLD的电子系统设计及工程实践 杨春玲编著 人民邮电出版社

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。