基于FPGA/CPLD的电子表微控制系统任务书

 2022-05-21 22:17:02

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

设计一款基于FPGA或CPLD的电子表微控制系统。根据石英晶体振荡产生的时钟信号,通过FPGA/CPLD进行计数并计算时间。用按键作为设置时间初值,数码管或液晶显示时间。设计要求如下:

(1) 系统显示时间为:小时/分钟/秒。

(2) 误差30秒/月。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 参考文献(不低于12篇)

[1]崔葛.基于FPGA的数字电路系统设计[M].西安:西安电子科学大学出版社,2010

[2]李晓敏,田熙燕.基于VHDL语言的数字时钟设计[J].电子设计工程,2011(13):20-25

[3]徐晓玲,田亚菲,崔伟.基于EDA仿真技术的电子时钟系统设计[J].微计算机信息,2010(02):15-21

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。