1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等
该模块硬件应以FPGA为核心,软件采用VHDL语言编程。它包含了2个功能:既能接受单片机发来的指令,又能把该指令转化成基于SPI总线协议的控制时序,对Flash进行读写,并把数据返回给单片机。最后的毕业论文中应给出RTL门级仿真和时序仿真图,并有较为详细的软件设计思想和程序代码,其中前言和环境概况部分还应对课题简介,国内外发展情况,课题分析,设计思路等情况作介绍。
2. 参考文献(不低于12篇)
[1] 卓兴旺. 基于Verilog HDL的数字系统应用设计[ M ]. 北京: 国防工业出版社, 2007.
[2] 庞小红. FPGA的装置与动态重构[J]. 通信与广播电视, 2000,(3):7-13.
[3] 楮振勇,翁木云. FPGA设计及应用[M]. 西安:西安电子科技大学出版社,2002.
剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付
以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。